Pierwsze kroki z FPGA

  • Warszawa
    8 lutego 2017
    09:00 - 14:00
  • Warszawa
    8 marca 2017
    09:00 - 14:00
  • Warszawa
    5 kwietnia 2017
    09:00 - 14:00
  • Warszawa
    10 kwietnia 2017
    09:00 - 14:00
  • Warszawa
    19 maja 2017
    09:00 - 14:00
  • Warszawa
    20 czerwca 2017
    09:00 - 14:00
  • Warszawa
    29 sierpnia 2017
    09:00 - 14:00
  • Warszawa
    17 października 2017
    09:00 - 14:00
  • Warszawa
    11 grudnia 2017
    09:00 - 14:00
  • Warszawa
    16 stycznia 2018
    08:30 - 15:00
  • Warszawa
    20 lutego 2018
    08:30 - 15:00
  • Warszawa
    27 marca 2018
    08:30 - 15:00
  • Warszawa
    24 kwietnia 2018
    08:30 - 15:00
  • Warszawa
    29 maja 2018
    08:30 - 15:00
  • Warszawa
    19 czerwca 2018
    08:30 - 15:00
  • Warszawa 27-07-2018
    27 lipca 2018
    08:30 - 15:00
  • Warszawa 28-09-2018
    28 września 2018
    08:30 - 15:00
  • Warszawa 30-11-2018
    30 listopada 2018
    08:30 - 15:00
UWAGA: wybierając opcję: „Szkolenie z zestawem maXimator otrzymanym na własność od Techdays” otrzymujesz na własność zestaw maXimator oraz książkę „Wprowadzenie do języka Verilog” – o łącznej wartości 343 zł

Cel szkolenia

Zapoznanie uczestników z podstawami implementacji sprzętowych projektów w układach FPGA na przykładzie nowoczesnych układów z rodziny MAX10 (Altera/Intel), zastosowanych w zestawie maXimator.

Podczas warsztatów zostaną przedstawione i będą realizowane przez uczestników pełne ścieżki implementacji kilku prostych projektów cyfrowych – od opisu, przez syntezę, symulację, aż do wykonania w fizycznym układzie scalonym FPGA. Projekty będą realizowane za pomocą języka opisu sprzętu (HDL) Verilog.

Szkolenie odbywa się w małych grupach – maksymalnie 15 osób.

Oczekiwane przygotowanie słuchaczy

Znajomość podstawowych zagadnień techniki cyfrowej.

Uczestnicy warsztatów muszą być wyposażeni w:

  • kompletny zestaw maXimator
    (w tym programator zgodny z USB Blaster, shield, płytkę bazową, kabel JTAG IDC10/IDC10),
  • dwa kable ze złączami USB-A/MicroUSB,
  • komputer z zainstalowanym:
    • pakietem Intel Quartus Prime Lite Edition (Free) w wersji 16.0 lub nowszym
    • symulatorem ModelSim-Intel FPGA Edition w wersji Starter Edition (free)
    • zainstalowaną biblioteką MAX 10 FPGA device support
    • zainstalowanym driverem USB Blaster
    • dwoma złączami USB: do podłączenia płytki programatora i płytki głównej Maximator

(po instalacji należy zrobić test: otworzyć projekt test_led i zaprogramować płytkę)
Pliki projektowe przesyłamy uczestnikom drogą elektroniczną.

 


Proponujemy wybór jednego z następujących wariantów uczestnictwa w warsztatach:

  • WARIANT 1: Szkolenie na zestawie własnym uczestnika
  • WARIANT 2: Szkolenie na zestawie otrzymanym na własność od TechDays.pl

Każdy uczestnik szkolenia, w ramach jego ceny, otrzyma książkę „Wprowadzenie do języka Verilog” (autor: Zbigniew Hajduk).

Wprowadzenie do języka Verilog (autor: Zbigniew Hajduk)


PROGRAM SZKOLENIA

Wprowadzenie do FPGA

  • Podstawowe elementy architektury FPGA

Podstawy projektowania w FPGA (dlaczego nie można go nazwać programowaniem)

  • Narzędzia projektowe

Przegląd narzędzi niezbędnych do implementacji projektów w FPGA

  • Intel Quartus Prime Lite
  • ModelSim Intel Starter

Wprowadzenie do zestawu maXimator

Projekty cyfrowe – implementacja, diagnostyka, symulacja i weryfikacja działania

  • PROJEKT 1: Licznik synchroniczny – implementacja za pomocą Veriloga
  • PROJEKT 2: Licznik synchroniczny – implementacja z wykorzystaniem parametryzowanych elementów bibliotecznych
  • PROJEKT 3: Licznik synchroniczny – implementacja z wykorzystaniem edytora grafów stanów

 

Kod szkolenia FPGAMXMTR03
Czas trwania 5 h
Miejsce szkolenia WARSZAWA. Pl. Inwalidów

Zapewniamy catering konferencyjny
Pełna rozpiętość godzinowa: 8.30 – 15.00
Zajęcia rozpoczynają się o godz. 9.00

UWAGA:
Po zakończeniu zajęć każdy z uczestników otrzymuje przygotowany elektronicznie imienny CERTYFIKAT poświadczający udział w szkoleniu.

 

UPOMINEK!
Dla wszystkich uczestników przygotowaliśmy bony podarunkowe:


Bony będziemy rozdawać podczas warsztatów.

 

 

Partnerzy

logo-kamami


Zobacz również:

IP Core w projektach FPGA – tworzenie i praktyczne aplikacje